archives

mikroprocesor

Kjo etiketë i është përshoqëruar 10 postimeve

Ligji i G. Moore dhe “Dennard’s scaling”

Në vitin 1965, Gordon Moore, në artikullin e tij [1], tashmë të famshëm,  parashikonte : “Për qarqet e thjeshtë, kostoja e një komponenti është pothuajse  në përpjestim të zhdrejtë me numrin e komponentëve. Kjo sepse, në të njëjtën copë gjysëmpërçuesi, duke përdorur të njëjtën mbështjellje, (“package”) do të mund të vendosen më shumë komponentë. Por, … Vazhdoni leximin

Çfarë është “The Power Wall”?

Në figurën e mëposhtëme (marrë prej Patterson&Hanessy) tregohet trendi rritës i performancës së procesorëve të ndryshëm, prej vitit 1978 – 2005, shprehur në SPECint. Kështu, falë zhvillimeve të arkitekturës, mikroarkitektorës dhe teknologjisë së procesorëve, prej vitit 1986-2002, perfomanca e tyre ështe rritur me rreth 52 %  në vit, ose dyfishuar çdo dy vjet. Sipas këtij grafiku, … Vazhdoni leximin

Busi Intel QPI (QuickPath Interconnect)

Prej vitit 2008,  me  mikroarkitekturën “Nehalem”, Intel hoqi dorë përfundimisht nga busi FSB, bus i tipit “shared”, duke kaluar ne një model të ri busi, i tipit “point-to-point”, që është busi QuickPath Inetrconnect, shkurt QPI. Ky bus përdoret edhe në mikroarkitekturat më të reja si Sandy Bridge dhe Ivy Bridge. Me mikroarkitekturën “Nehalem”, fillimisht, kontrollori … Vazhdoni leximin

Quiz – perfomancë e CPU

Shënim : Supozoni se aplikimi nuk mund të paralelizohet.

Plotësime për Kapitullin 3 – Njësia qëndrore – “datapath”

Klikoni në lidhjet e mëposhtëme dhe do të gjeni informacion ilustrues dhe plotësues për Kapitullin 3. Ekzekutim step-by-step në një pipeline me 5 stade “Control hazards” – shembull si detektohen  Busi Intel QPI (Quick Path Interconnect) Pipelines – Stanford University – Kurs EE382a -2010

Dallimet RISC – CISC në formë të përmbledhur…

CISC (Complex Instruction Set Computer) dhe RISC (Reduced Instruction Set Computer) duhen konsideruar si dy filozofi apo strategji të ndryshme në konceptimin e ISA (Instruction Set Architecture). Ashtu si çdo strategji, edhe CISC/RISC, përpunohen duke marrë në konsideratë tërësinë e teknologjive ekzistuese, të cilat kanë kufizimet e tyre, që ndryshojnë me kohën.  Prandaj,  duhen trajtuar në … Vazhdoni leximin

David Patterson – 4 parime për konceptimin e kompjuterave

David Patterson dhe John Hennessy në librin e tyre “Computer Organization and Design -The Hardware/Software Interface”, bëjnë këtë analizë në lidhje me parimet themelorë që duhet të ndiqen gjatë konceptimit të një procesori. Përzgjedhja e bashkësisë së instruksioneve (ISA) të një procesori është një proces delikat, pasi ai duhet të balancojë këta tre faktorë : a.    … Vazhdoni leximin

Ushtrim no.2 – µprocesor Intel, mënyrat e adresimit

Le të marrim një rast konkret. Në një procesor Intel, regjistrat DS, BX dhe SI dhe kujtesa qëndrore përmbajnë vlerat  si në figurën e mëposhtëme: Cila do të ishte vlera e regjistrit akumulator AX, pas ekzekutimit të instruksioneve të mëposhtëm ? MOV   AX, 3600H MOV   AX,[1200] MOV   AX,BX MOV   AX,[BX] MOV   AX,1100H[BX] MOV   AX,[BX][SI] Zhvillim : Në … Vazhdoni leximin

Plotësime për Kapitullin 2 – ISA

Një histori e shkurtër e ISA: D.Patterson COD-aneks. Mos lini pa lexuar këtë artikull :  Amdahl-Blaauw-Brooks-Architecture of IBM System/360 Klikoni në lidhjet e mëposhtëme dhe do të gjeni informacion ilustrues dhe plotësues për Kapitullin 2. Load/Store Architecture Makinat me zero operandë (adresë) RISC krahasim me CISC RISC / CISC në shifra Përmbledhje e ISA kryesore (shtojcë e … Vazhdoni leximin

Plotësime për Kapitullin I

Klikoni në lidhjet e mëposhtëme dhe do të gjeni informacion ilustrues për Kapitullin I. -Artikulli i Claude Shannon i vitit 1948, i cili konsiderohet si bazat teorike të teorisë së informacionit. – Claude Shannon – “A Mathematical Theory of Communication” . -Artikulli origjinal i Gordon Moore, që shërbeu si fillesë për  “ligjin e Moore”. Gordon Moore, Electronics, Volume 38, … Vazhdoni leximin

Regjistroni adresën tuaj e-mail për të marrë artikujt e rinj nëpërmjet mesazheve ...

Kategori

Intel CPU Architectures

Procesore Apple Ax

Apple A12 Bionic